Главная | Обратная связь | Поможем написать вашу работу!
МегаЛекции

Устройство внешнего вывода.

Схема подключения внешнего вывода, показанная на рис. 2.8, дает представление о его работе. С каждым набором линий («портом») связано три адреса ввода/вывода, которые позволяют определять значения данных, записанных в порт, направление передачи данных (1- вывод, 0 - ввод) и реальное значение сигнала на внешнем выводе. Вследствие этого есть возможность «подтянуть» выводы порта к высокому потенциалу для работы в режиме ввода данных, и использовать состояние некоторых выводов в качестве запросов прерываний.

Чтение данных может быть либо непосредственно с внешнего вывода, либо с выхода регистра данных порта. Такая возможность является важной особенностью работы порта. Если внешняя линия перегружена или случайно закорочена на «землю», то состояние внешнего выхода никогда не будет меняться. Поэтому в некоторых случаях очень важно иметь возможность прочитать содержимое регистра порта и сравнить его с реальным состоянием внешнего вывода.

 

 


Рис. 2.8. Схема внешнего вывода.

«Подтягивание» внешнего вывода к высокому потенциалу управляется не отдельными битами регистра, а для этого используется специальная комбинационная схема. Эта схема разрешает «подтягивание» только, когда внешний вывод работает в режиме ввода данных, т.е. когда бит регистра направления данных сброшен в 0, а бит регистра данных порта установлен в 1.

Аналоговый ввод/вывод.

Встроенный аналоговый компаратор напряжений дает возможность не только сравнивать входное напряжение с опорным, но и измерять длительность импульса при помощи встроенного таймера.[13] Выход компаратора (см. рис. 2.9.) будет находиться в состоянии 1, если значение напряжения на положительном (не инвертирующем) входе AIN0 больше, чем на отрицательном (инвертирующем) AIN1.

 


Рис. 2.9. Устройство компаратора напряжения.

Состояние может использоваться для реализации различных вариантов запроса прерывания, которые задаются при помощи битов ACIS1 и ACIS0 (см. таблицу 2.1.) в регистре прерывания и состояния аналогового компаратора ACSR.

Таблица 2.1. Установки битов ACIS1 и ACIS0.

ACIS1 ACIS0 Тип прерывания
0 0 Прерывание по переключению выхода компаратора
0 1 Зарезервировано
1 0 Прерывание по спадающему фронту (из 1 в 0)
1 1 Прерывание по нарастающему фронту (из 0 в 1)

 

Определить текущее состояние выхода компаратора можно путем опроса значения бита ACO в ACSR. Для уменьшения мощности потребления можно отключить компаратор, установив в 1 бит ACD в регистре ACSR. Перед тем, как включить или выключить компаратор, надо запретить все его прерывания путем сброса в 0 бита ACIE в регистре ACSR, чтобы предотвратить возможность поступления ложных запросов прерывания от компаратора.

В МК AT90S8515 к выходу компаратора можно подключить вход захвата таймера. При этом можно зафиксировать момент изменения сигнала на выходе компаратора, если в регистре ACSR бит ACIC установлен в 1. Такая возможность позволяет измерять длительность сигнала, поступающего на компаратор.

Конфигурирование МК

В AVR есть два типа битов, задающих конфигурацию МК. Биты конфигурирования «fuses bits» (плавкие перемычки) используются для выбора режима работы AVR, тогда как биты защиты «lock bits» используются для запрещения доступа к памяти.

. Биты конфигурирования различны для разных типов AVR. В AT90S1200 установка в 1 бита RCEN подключает встроенный RC-генератор, при этом внешние тактовые импульсы игнорируются. Когда бит SPIEN сброшен в 0, разрешается программирование МК по последовательному интерфейсу через порт SPI. Во всех этих моделях биты SPIEN и RCEN по умолчанию сброшены в 0.

МК AT90S8515 имеет биты SPIEN и FSTRT, которые позволяют при использовании внешнего тактового генератора производить быстрое включение МК без обычной задержки в 16мс.

Биты конфигурирования «fuses bits» могут быть установлены или сброшены только при параллельном программировании.

Биты защиты «lock bits» используются для запрещения/разрешения доступа к памяти программ в EEPROM, при этом достигаются свойства приведенные в таблице 2.2.

Таблица 2.2. Режимы защиты и биты блокировки

Биты блокировки

Тип защиты
Режим LB1 LB2  
1 1 1 Защита не установлена
2 0 1 Дальнейшее программирование флэш-памяти запрещено
3 0 0 Как режим 2, но запрещено и чтение

Примечание: биты блокировки стираются только при полном стирании памяти

 

Память данных EEPROM.

Операции чтения и записи области данных EEPROM довольно просты и надежны. Обращение к EEPROM производится при помощи команд с индексной адресацией, которые используют адрес, хранящийся в регистре EEAR.

Если EEPROM имеет емкость больше 256 байт, как у AT90S8515, то используются два адресных регистра: EEARH для хранения старшей части адреса и EEARL – для хранения младшей части. Эти регистры должны сохранять правильный адрес до тех пор, пока не буде закончена операция чтения или записи.

Запись в память данных EEPROM производится следующим образом:

1. Ожидание сброса в 0 бита EEWE в регистре управления EECR памяти EEPROM;

2. Запись в EEAR нужного адреса;

3. Запись в регистр данных EEDR нужных данных;

4. Установка в 1 бита EEMWE в регистре EECR. (Бит EEMWE не используется в AT90S1200);

5. В течении четырех тактов после установки бита EEMWE установить бит EEWE в 1 для начала записи в EEPROM. Операция записи занимает от 2,5 до 4мс.

Бит EEMWE регистра EECR обеспечивает аппаратную блокировку записи для того, чтобы уменьшить возможность случайного изменения EEPROM.

Чтение из EEPROM выполняется аналогичным образом.

1. Ожидание сброса в 0 бита EEWE в регистре управления EECR;

2. Запись в EEAR нужного адреса;

3. Установка в 1 бита EERE в регистре EECR;

4. Чтение данных из EEDR.

Операция записи должна быть закончена до того, как программа произведет попытку чтения из EEPROM. После установки в 1 бита EERE процессор переходит в состояние ожидания в течении двух тактов, пока данные выбираются из EEPROM. Это означает, что выполнение команды «SBI EECR, EERE», которая инициализирует операцию чтения, занимает не один такт, а три.

Поделиться:





Воспользуйтесь поиском по сайту:



©2015 - 2024 megalektsii.ru Все авторские права принадлежат авторам лекционных материалов. Обратная связь с нами...