АЦП последовательного приближения
При весовом методе результат не может быть получен за один шаг, поскольку на каждом шаге определяется лишь один разряд двоичного числа. Сначала устанавливают, превышает ли входное напряжение опорное напряжение старшего разряда. Если оно выше, то старший разряд получает значение «1» и из входного напряжения вычитается опорное. Остаток сравнивают с соседним младшим разрядом и т. д. Очевидно, что для этого необходимо столько шагов сравнения, сколько разрядов в числе и сколько опорных напряжений. Основные причины, по которым в вычислительных системах с преобразованием информации почти повсеместно используется способ последовательного приближения, заключаются в надежности этого способа преобразования, легкости, с которой достигается средняя скорость при монотонности преобразования, и в присущей ему высокой скорости преобразования данных. Этот тип преобразователя требует времени преобразования, равного произведению периода частоты генератора тактовых импульсов на число преобразованных разрядов. Таким образом, при частоте генератора 1 МГц время преобразования 12-разрядного преобразователя составит 12 мкс. В идеальном случае быстродействующие преобразователи должны осуществлять преобразование за время, равное нулю, и производить идеальную «математическую» точечную выборку. В случае реального преобразователя всегда имеется вероятность того, что входной сигнал будет изменяться в течение периода преобразования. Это создает некоторую неопределенность относительно того, какая в действительности амплитуда была непосредственно, а момент измерения. При наличии перед преобразователем устройства выборки и хранения время неопределенности уменьшается до времени апертурной неопределенности устройства выборки и хранения.
Преобразователь последовательного приближения состоит из ЦАП, управляемого решающим логическим узлом, выходной, сигнал которого сравнивается с входным напряжением (рисунок). Входное напряжение подается на один вход компаратора, в то время как на другой вход поступает выходное напряжение внутреннего ЦАП. Каждая разрядная линия в ЦАП соответствует положению разряда в выходном регистре. а) б) Рисунок –АЦП последовательного приближения
Генерируемое дискретное напряжение сходится к уровню входного аналогового сигнала с помощью ряда последовательных приближений; каждый шаг равен половине предыдущего шага. Работа АЦП последовательного приближения будет описана с помощью графика, приведенного на рисунке,б. Выходной регистр устанавливается в исходное состояние, обеспечивая на выходе старшего (первого) разряда логическую «1», а на выходах всех остальных разрядов логические «0», которые определяют расположение выходного сигнала внутреннего ЦАП на уровне половины полной шкалы (ПШ). В течение временного интервала от 0 до 1 выходной сигнал ЦАП сравнивается с входным аналоговым сигналом. Если входной сигнал больше, чем сигнал на выходе ЦАП, то в 1-м разряде сохраняется неизменной логическая «1». Если входной сигнал меньше, чем сигнал с выхода ЦАП, то логическая «1» в 1-м разряде стирается и в него записывается постоянно логический «0». Логическая «1» подается на 2-й разряд. Она добавляет к выходному сигналу ЦАП 1/4 ПШ, устанавливая его либо на уровне 1/4 ПШ, либо на уровне 3/4 ПШ в зависимости от результата предыдущего сравнения, (на рисунке,б 3/4ПШ). В течение временного интервала от 1до 2 выходной сигнал ЦАП снова сравнивается с входным сигналом. Если входной сигнал больше, то во 2-м разряде сохраняется неизменной «1». Если входной сигнал меньше, то логическая «1» стирается и во 2-й разряд записывается логический «0» (как показано на рисунке).
Такая последовательность операций повторяется для каждого разряда. Конечное состояние всех разрядов будет цифровым словом, отображающим аналоговый входной сигнал. Отметим, что число приближений равно числу разрядов. Следовательно, имеется минимальное повторение логических циклов. Скорость АЦП последовательного приближения определяется временем установления логического устройства и многозвенной цепочки резисторов в старшем разряде, а также компаратора. В преобразователе, работающем на одной частоте, время преобразования будет равно произведению N на время, требуемое для одного разряда. Так как используется только один компаратор, и вспомогательная аппаратурная часть ограничена лишь логическими схемами и многозвенной цепочкой, способ последовательного приближения обеспечивает недорогое при среднем быстродействии конструктивное решение.
Параллельный АЦП В этом случае входное напряжение одновременно сравнивают с n опорными напряжениями и точно определяют, между какими двумя уровнями оно лежит. При этом результат получают в один шаг. Конечно, аппаратурные затраты в этом случае очень велики, так как для каждого возможного числа необходим компаратор. Для области измерений от 0 до 100 с единичным шагом необходимо, следовательно, 100 компараторов. На рисунке показана реализация параллельного способа для N-разрядного числа. С помощью N разрядов можно представить 2N различных чисел, включая нуль. Необходимо, следовательно, 2N-1 компараторов. 2N -1 соответствующих эквидистантных опорных напряжений образуются с помощью делителя. Рисунок - Параллельный АЦП В АЦП происходит срабатывание тех схем сравнения, на которые входное напряжение превышает значение Uоп i. Однако приоритетный шифратор нельзя подсоединять непосредственно к выходам компараторов. Если входное напряжение изменяется, может быть получен ошибочный результат. Решить эту проблему можно, например, предотвратив с помощью схемы выборки-хранения изменение входного напряжения в течение времени измерения. Однако при этом способе ограничивается допустимая частота входного напряжения, так как дает установки схемы выборки-хранения необходимо время. Кроме того, вероятность изменения выходных состояний компараторов полностью не исключается, поскольку быстрые схемы выборки-хранения обладают заметным дрейфом.
Этот недостаток можно устранить, если после каждого компаратора в качестве промежуточной памяти ввести схему запоминания – регистр. В этом случае обеспечивается сохранение стационарного состояния на выходе приоритетного шифратора. Ясно, что рассмотренный параллельный преобразователь обладает теоретически предельным быстродействием, так как входное напряжение за один шаг преобразования сравнивается с полным набором эталонных дискретных значений на всем интервале изменения преобразуемого напряжения. Длительность такой операции преобразования определятся временем срабатывания сравнивающих устройств и быстродействием цифровых элементов, составляющих запоминающий регистр и кодовый преобразователь. Однако, это преимущество параллельных АЦП достигается ценной больших затрат, так как количество прецизионных делителей напряжения, схем сравнения и элементов памяти в таких АЦП растёт пропорционально 2N, где N-число двоичных разрядов преобразователя. Поэтому на практике параллельный принцип преобразования применяется только для построения быстродействующих АЦП малой разрядности.
Рисунок - Структура двухэтапного последовательно-параллельного АЦП
Многоразрядные АЦП с высоким быстродействием строятся чаще всего по последовательно-параллельному принципу. Этот принцип поясняется рисунке ------ на примере двухэтапного последовательно-параллельного АЦП. Первый этап преобразования выполняется параллельным АЦП1, имеющим n1 двоичных разрядов. В силу известной погрешности дискретизации АЦП1 после первого этапа преобразования образуется остаточное напряжение δU1=UВХ-Un1, где Un1- результат обратного преобразования n1- разрядного числа в напряжение (на рисунке 3.45 эта операция выполняется с помощью ЦАП1). Остаток δU1 не превышает величины дискрета преобразования ΔU1=UЭ/2n1. Этот остаток усиливается в К=2n1 раз и подается на второй параллельный преобразователь (АЦП2), имеющий n2 двоичных разрядов. Посредством АЦП2 выполняется второй этап преобразования, результатом которого является двоичное число, представляющее младшие разряды выходного числа N, в котором старшие разряды образуются в результате первого этапа преобразования. Погрешность преобразования после второго этапа не превышает значения ΔU2=ΔU1/2n2=UЭ/2n1+n2.
Аналогично производится дальнейшее наращивание этапов последовательно-параллельного преобразования. В случае r этапов преобразования полная разрядность последовательно-параллельного АЦП , а объем аппаратурных затрат пропорционален (вместо для чисто параллельного ПНК разрядности n). Таким образом, последовательно-параллельный принцип преобразования позволяет существенно сократить аппаратурные затраты (по сравнению с параллельным) при незначительном ухудшении быстродействия, так как в этом случае полное время преобразования определяется как сумма весьма малых длительностей всех этапов.
Читайте также: АЦП последовательного приближения Воспользуйтесь поиском по сайту: ©2015 - 2024 megalektsii.ru Все авторские права принадлежат авторам лекционных материалов. Обратная связь с нами...
|