Главная | Обратная связь | Поможем написать вашу работу!
МегаЛекции

Дешифраторы (декодеры)




 

Дешифратор – функциональный узел, вырабатывающий сигнал «лог. 1» (дешифратор высокого уровня) или сигнал «лог. 0» (дешифратор низкого уровня) только на одном из своих 2n выходах в зависимости от кода двоичного числа на n-ходах. Рисунок 29 Дешифратор: а) – таблица истинности;

б) – функциональная схема

 

Дешифраторы широко используются в устройствах управления, где они формируют управляющий сигнал в соответствии с входным кодом, который воздействует на какое-либо исполнительное устройство.

Интегральные микросхемы дешифраторов изготавливаются с дополнительными входами, например, с входом разрешения (стробирования).Стробирование позволяет исключить появление на входах дешифратора ложных сигналов, запрещая его работу в интервале времени переходного процесса при изменении цифрового кода на входе.

Микросхема ИД3 (рисунок 30) имеет четыре адресных входа с весовыми коэффициентами двоичного кода 1, 2, 4, 8, два инверсных входа стробирования S, объединённых по И, и 16 инверсных выходов 0 – 15. Если на обоих входах стробирования «лог. 0», то на том из выходов, номер которого соответствует десятичному эквиваленту входного кода, будет «лог. 0». Если хотя бы на одном из входов стробирования S «лог. 1», то независимо от состояния входов на всех выходах микросхемы формируется «лог. 1».

Наличие двух входов стробирования существенно расширяет возможности использования микросхем. Из двух микросхем ИД3, дополненных одним инвертором, можно собрать дешифратор на 32 выхода (рисунок 31), а из 17 микросхем – дешифратор на 256 выходов (рисунок 32).

 

Рисунок 32 Дешифратор на 256 выходов

 

Коммутаторы цифровых сигналов

Мультиплексоры

 

Мультиплексор – функциональный узел, который имеет n- адресных входов, информационных входов, один выход и осуществляет управляемую коммутацию информации, поступающей по N входным линиям, на одну выходную линию. Коммутация определённой входной линии происходит в соответствии с двоичным адресным кодом

Если адресный код имеет n – разрядов, то можно осуществить N = комбинаций адресных сигналов, каждая из которых обеспечит подключение одной из N входных линий к выходной линии. Такой мультиплексор называют «из N в одну». При наличии избыточных комбинаций адресных сигналов можно спроектировать мультиплексор с любым числом входных линий

В простейшем случае при двухразрядном адресном коде (n=2) максимальное число входных адресных линий равно . Таблица истинности такого мультиплексора приведена на рисунке 33,а.

Рисунок 33 Мультиплексор 4:1 а) – Таблица истинности;

б) – Функциональная схема; в) – Условное графическое обозначение.

 

Характеристическое равнение такого мультиплексора, записанное в

соответствии с таблицей истинности, имеет вид:

Из полученного уравнения следует, что в состав функциональной схемы мультиплексора входят два инвертора, четыре схемы «И» и одна схема «ИЛИ» (Рисунок 33,б). Здесь адресными (управляющими) входами являются а1, а0, а информационными – Х0, Х1, Х2, Х3.

Условное графическое обозначение мультиплексора, в соответствии с ГОСТ 2.743 – 91, приведено на рисунке 33,в.

В настоящее время промышленность выпускает МС, в серии которых входят мультиплексоры с n=2, 3 и 4 адресными входами. При n=2 выпускаются сдвоенные четырёхканальные ( =4) мультиплексоры, число входных информационных сигналов которых равно + =8.

УГО сдвоенного 4 – канального мультиплексора со стробированием К555КП12 приведено на рисунке 34,а

 

Рисунок 34 Сдвоенный 4 – канальный мультиплексор К555КП12 а) и

8– канальный мультиплексор на его основе б).

 

Входы стробирования используются для построения мультиплексоров (коммутаторов) с к - информационными входами, к=2, 3, 4…

Схема мультиплексора 8:1 на основе сдвоенного 4 – канального мультиплексора со стробированием приведена на рисунке 34,б.

Если подавать на информационные входы X i постоянные уровни, соответствующие лог. «0» или лог. «1», то на выходе мультиплексора можно получить любую желаемую функцию переменных управляющего кода. При этом число переменных в реализуемой выходной функции будет равно разрядности управляющего кода.

В общем случае на информационные входы можно подавать не постоянные логические уровни, тогда на выходе мультиплексора реализуется логическая функция с большим числом переменных.

 

Поделиться:





Читайте также:





Воспользуйтесь поиском по сайту:



©2015 - 2024 megalektsii.ru Все авторские права принадлежат авторам лекционных материалов. Обратная связь с нами...