Процессы загрузки/выгрузки цифрового потока.
Рассмотрим процессы, связанные с загрузкой и выгрузкой цифрового потока в транспортный модуль системы SDH (транспортный модуль STM-N). Процесс загрузки цифрового потока в транспортные модули представлен схематически на рис. 4.1. Рис. 4.1. Процесс загрузки цифрового потока В качестве примера рассмотрим процесс формирования синхронного транспортного модуля STM-1 из нагрузки потока Е1 (рис.4.2). Рис.4.2. Формирование синхронного транспортного модуля STM-1 из нагрузки потока Е1. Как видно из рисунка, в процессе формирования синхронного транспортного модуля к нагрузке сначала добавляются выравнивающие биты, а также фиксированные, управляющие и упаковывающие биты. Ниже более подробно остановимся на процессе выравнивания скорости нагрузки при формировании контейнера С-n (процессе стаффинга в системе SDH). К сформированному контейнеру С-12 добавляется заголовок маршрута VC-12 РОН (Path Overhead), в результате формируется виртуальный контейнер. Добавление к виртуальному контейнеру 1 байта указателя (PTR) превращает первый в блок нагрузки (TU). Затем происходит процедура мультиплексирования блоков нагрузки в группы блоков нагрузки (TUG) различного уровня вплоть до формирования виртуального контейнера верхнего уровня VC-4. В результате присоединения заголовка маршрута VC-4 РОН образуется административный блок (AU), к которому подсоединяется секционный заголовок SОН (Section Overhead). Учитывая разделение маршрута на два типа секций (рис. 3.14), SОН состоит из заголовка регенераторной секции (RSOH) и заголовка мультиплексорной секции (MSOH). К структуре заголовка еще вернемся при рассмотрении форматов заголовков, где будут рассмотрены значения байтов SОН.
Как видно, процесс загрузки цифрового потока связан с использованием процессов выравнивания (битового стаффинга), активностью указателей, а также с использованием заголовков РОН и SOH. В этом разделе мы рассмотрим процессы выравнивания скорости загружаемого цифрового потока и их влияние на параметры цифровой нагрузки. Известно, размер контейнера в системе передачи SDH стандартизирован. Его размер несколько больше размера, необходимого для загрузки потока PDH соответствующего уровня иерархии с учетом максимально допустимой вариации скорости загружаемого потока. При загрузке цифрового потока производится процедура выравнивания его скорости методом битового стаффинга, для этого используется часть контейнера. <LH> Различают два тида битового стаффинга: </LH> · <div align=justify> плавающее выравнивание предусматривает не только компенсацию разницы в скоростях загружаемых цифровых потоков, но и ее вариацию. В этом случае полезная нагрузка в контейнере может гибко увеличиваться и уменьшаться, давая возможность грузки в контейнер потока с вариацией скорости. Для обеспечения плавающего выравнивания в нескольких частях контейнера предусматриваются поля переменного стаффинга. Периодически повторяемые индикаторы стаффинга определяют, является ли бит в поле переменного стаффинга информационным или битом выравнивания и подлежит уничтожению в процессе выгрузки;</div> · <div align=justify> фиксированное выравнивание предусматривает добавление в состав контейнера дополнительных битов для того, чтобы его размер соответствовал стандартному. В отличие от процесса плавающего выравнивания, где стаффинговые биты идентифицируются индикаторами, в процессе фиксированного выравнивания индикаторы не используются. Место расположения стаффингового поля определено структурой контейнера.</div>
В процессе загрузки и выгрузки цифрового потока в синхронный транспортный модуль обычно используются оба вида выравнивания. В качестве примера рассмотрим загрузку потока 140 Мбит/с в транспортный модуль STM-1 (рис. 4.3). Как видно из рисунка, в процессе загрузки потока 140 Мбит/с в синхронный транспортный модуль используются процедуры фиксированного выравнивания (биты R) и плавающего выравнивания (биты S, индикаторы С). Процедура фиксированного стаффинга используется чаще и связана с полями X, Y и Z. Процедура плавающего выравнивания связана с использованием полей Х и Z, причем непосредственно стаффинговые биты плавающего выравнивания передаются в поле Z. Поле Х содержит индикатор стаффинга, передаваемый периодически (до появления поля Z индикатор передается 5 раз). Процедура выравнивает вариацию скорости. Допустимые значения вариации скорости загружаемых потоков иерархии PDH представлены в табл. 4.1.
Таблица 4.1. Допустимые значения вариации скорости загружаемого В качестве второго примера рассмотрим загрузку потока 34 Мбит/с (ЕЗ), представленную на рис. 4.4. Рис. 4.4. Загрузка потока E3 (34 Мбит/с). Как следует из рисунка, загрузка потока ЕЗ в трибутарную группу TUG-3 во многом аналогична загрузке потока Е4, представленной на рис.4.2. И в том, и в другом случае используются виртуальные контейнеры высокого уровня - VC-3 и VC-4 соответственно. В обоих случаях используется процедура стаф-финга, причем как фиксированного (биты R), так и плавающего или переменного (биты S). Для идентификации битов переменного стаффинга используются индикаторы стаффинга (биты С). Существенно, что на рис. 4.3 помимо процедуры стаффинга представлена также структура заголовков, в частности заголовок маршрута высокого уровня VC-3 РОН. Ниже рассмотрены основные информационные поля, входящие в этот заголовок. В качестве примера виртуального контейнера низкого уровня рассмотрим асинхронную загрузку потока 2 Мбит/с - наиболее часто используемый вариант загрузки цифрового потока (рис.4.5). На рис.4.5 представлена побайтовая структура загруженного в синхронный транспортный модуль потока головка РОН (V5, J2, N2 и К4). Как видно пользуются процедуры фиксированного и плавающего выравнивания.
Рис. 4.5. Асинхронная загрузка потока 2 Мбит/с в синхронный транспортный модуль.
Воспользуйтесь поиском по сайту: ©2015 - 2024 megalektsii.ru Все авторские права принадлежат авторам лекционных материалов. Обратная связь с нами...
|