Главная | Обратная связь | Поможем написать вашу работу!
МегаЛекции

Построение схем на логических элементах с ограниченным количеством входов




Количество входов у элементов выбранной серии может быть меньше, чем требуется для построения схемы по заданным условиям.

Пример: или-не на 3 входа.


Дешифраторы.

Дешифратор – это универсальный преобразователь, при помощи которого выполняется преобразование всех комбинаций значений n двоичных переменных в один из 2n выходных сигналов, то есть дешифратор – операционный узел ЭВМ, выполняющий микрооперацию преобразования двоичного кода в десятичный.

 

Дешифратор с прямыми выходами.

- вход разрешения (инверсный). Данный вход на других схемах может обозначаться как .

Если V = 0, то работа схемы не изменяется.

Если V = 1, то работа схемы запрещена.

 

Дешифратор с инверсными выходами.

Z-состояние – сопротивление входов резко возрастает и схема «отключается» от входов.

 

На базе трехразрядного дешифратора (на рисунках выше) можно построить дешифратор на 4 или 16 входов (итак называемые схемы наращивания).


Сумматор.

Сумматор – операционный узел ЭВМ, выполняющий арифметическое суммирование кодов чисел. Существует три типа сумматоров:

1) сумматор по модулю 2

2) полусумматор

3) полный сумматор (последовательного действия, параллельного действия)

I. Сумматор по модулю 2.

Реализует функцию неравнозначности (исключающее или).

На выходе индексируется остаток от деления суммы пополам: если остаток есть, то 1, если нет, то 0.

a b Σ/2 x
    0 – нет  
    0,5  
    0,5  
    0 - нет  

II. Полусумматор.

Это устройство, обеспечивающее сложение двух одноразрядных чисел.

На выходе образуется результат сложения двух чисел, при чем S отображает младший разряд, P – старший.

a b сумма код S P
           
           
           
           

P = a·b,

S =

Поделиться:





Читайте также:





Воспользуйтесь поиском по сайту:



©2015 - 2024 megalektsii.ru Все авторские права принадлежат авторам лекционных материалов. Обратная связь с нами...