Описание построения основных узлов и блоков
Сначала опишем блок запоминающих элементов (БЗЭ). Он предназначен для непосредственного хранения информации. В нашем случае, когда необходимо реализовать статическое ОЗУ организацией 1Мб*32, данный блок состоит из четырех микросхем памяти DS1265Y организации Рисунок 5 Выходы микросхем также объединены в шину, которая затем входит в блок формирования шины данных (БФШД). В обе микросхемы от шины управления входят сигналы чтения и записи MEMW и MEMR. Они устанавливают режим работы устройства, будет ли оно работать на запись данных или будет предоставлять информацию для чтения. К каждой ИМС подходят сигналы от блока дешифрации адресного пространства (БДАП), управляющие выбором микросхем CE. Сигнал CE активен низким уровнем. Блок формирования шины данных (БФШД) состоит из четырех микросхем К555АП6. Он предназначен для того, чтобы было возможно подключить шины ОЗУ к системной шине микроЭВМ, а также для увеличения нагрузочной способности шин. Блок изображен на рисунке 6.
Рисунок 6
Временная диаграмма работы микросхемы приведена на рисунке 7. Рисунок 7 - Временная диаграмма работы микросхемы К555АП6
Основные достоинства шинного формирователя К555АП6: · большой выходной ток при малом входном; · отсутствие шума на выходе при переключениях. Выводы этой микросхемы имеют следующие функциональные назначения: · А0...А7 — входы/выходы линий данных; · В0...В7 — входы/выходы линий данных; · DIR — входной сигнал управления направлением передачи. При DIR = 1 передача информации осуществляется от А к В, при DIR = 0 — от В к А. Этот сигнал выбирает верхний или нижний усилитель–формирователь, разрешая соответствующую передачу.
· Если ОЕ = 1, то выходы со стороны А и со стороны В находятся в третьем стабильном состоянии, то есть модуль памяти отключен от системной шины данных.
Блок дешифрации адресного пространства (БДАП) собран из шести микросхем КР531ЛИ1, четырех микросхем КР531ЛН1, трех КР531ЛЛ1, двух КР531ЛЕ7, одной КР531ЛА1, 12 ключей, 12 резисторов. Блок имеет целью дать возможность поместить блок памяти в любое место адресного пространства. Реализация блока дешифрации показана на рисунке 8.
Рисунок 8
БДАП принимает адресные сигналы А21-А32 микропроцессора и вырабатывает сигнал CE для управления микросхемами модуля ОЗУ, а также сигнал ОЕ для управления шинными формирователями.
Читайте также: II. МЕТОДИКА ПОСТРОЕНИЯ ЭМПИРИЧЕСКОЙ КРИВОЙ Воспользуйтесь поиском по сайту: ©2015 - 2024 megalektsii.ru Все авторские права принадлежат авторам лекционных материалов. Обратная связь с нами...
|